HDL Authorは、個々のエンジニアの生産性を高めながら、チームとしての作業能力を向上させます。 HDL Author
FPGA/ASIC設計向けのデザイン設計/RTL再利用および管理環境です。 HDL Designer
FPGAとASICの両方に対応した豊富な実績を持つ、成熟度の高い合成ソリューションです。 LeonardoSpectrum
業界をリードするネイティブのシングルカーネルシミュレータ(SKS)による性能と、最適な統合デバッグ/解析環境を組み合わせたModelSimは、ASIC/FPGA設計に適したシミュレータです。 ModelSim
ModelSim Starterは、FPGAエンジニアを対象とした低価格帯のエントリモデルシミュレータで、「デバッグとシミュレーションの統合」へと導きます。 ModelSim Starter
配置配線後の物理合成と対話型配置最適化機能によって迅速なタイミングクロージャを実現します。Precision RTLおよびPrecision RTL Plusの全機能を備えています。 Precision Physical
優れた結果品質(QoR)を実現する高度な合成最適化機能、問題を排除するための定評ある解析機能、ベンダに依存しないFPGA設計を可能にする高度なオペレータ推定機能を備えた直観的な環境です。 Precision RTL
商用アプリケーションと軍事/航空宇宙や他のセーフティクリティカル分野のシステムに革新的な生産性をもたらします。マルチベンダ対応物理合成、インクリメンタルフロー、ローパワー合成、IEEEベースの暗号化などの機能を備えています。 Precision RTL Plus
Precision RTL PlusとLeonardoSpectrumの両方の機能を1つの製品にまとめました。現在、LeonardoSpectrumをお使いの方のアップグレード対象として理想的です。 Precision RTL Plus + LeonardoSpectrum
FPGAおよびASICの設計フロー全体で要求仕様を管理します。ReqTracerの使用により、ハードウェア仕様の定義からHDLコーディング、実装、検証に至るまでの要求仕様を自動で簡単に追跡できます。 ReqTracer
TLMからRTLまでの連続した設計フローを実現します。 Visual Elite HDL